Page 152 고등학교 디지털 논리 회로 교과서
P. 152
2 4진 병렬 가산기의 구조와 원리
4진 병렬 가산기는 3개의 전가산기와 1개의 반가산기로 구성된다. 2비트 연산에서
4비트 연산으로 늘어난 것으로 기본적인 연산 과정은 2진 병렬 가산기와 같다. 4비
트 병렬 가산기의 블록도는 그림 Ⅴ-26(b)와 같다.
C04 C03 C02 C01
A3 A2 A1 A0
+ 3 B2 B1 B0
B
C04 S3 S2 S1 S0
(a) 4진수 덧셈 연산 과정
A3 B3 A2 B2 A1 B1 A0 B0
A Ci A B Ci A B Ci A B
전가산기 전가산기 전가산기 반가산기
출력 출력 출력 출력
자리 올림수 합 자리 올림수 합 자리 올림수 합 자리 올림수 합
C04 S3 C03 S2 C02 S1 C01 S0
(b) 4진 병렬 가산기 블록도
그림 Ⅴ-26 4진 병렬 가산기 원리
예제 2진수 ‘1010+1111’ 4비트 덧셈 연산 결과를 4진 병렬 가산기의 블록도를 이용하여
구해 보자.
풀이 4진 병렬 가산기 블록도에 입력 변수의 값을 대입하면 결괏값은 다음과 같
이 ‘11001’이 됨을 알 수 있다.
1 0 1 0
+ 1 1 1 1
1 1 0 1 1 1 0 1
A3 B3 C 03 A2 B2 C02 A1 B1 C01 A0 B0
전가산기 전가산기 전가산기 반가산기
C04 S3 C03 S2 C02 S1 C01 S0
1 1 1 0 1 0 0 1
150 Ⅴ. 조합 논리 회로